信号完整性工具箱

信号完整性工具箱

模拟和分析高速串行和并行链路

串行链路分析

使用串行链接设计器应用程序进行多千兆串行链路的端到端,预先布局分析。使用Ibis-AMI型号,PCB痕迹,通孔和连接器来分析损失,反射,串扰等。

并行链路分析

使用并行链路设计器应用程序来确定设置和保持时机,以及用于高速并行链路的电压边距。分析并行接口,以符合定时和信号完整性约束。

标准合规性

检查串行和并行链接,以符合PCIe,DDR,USB,以太网和其他标准的40多个可用的合规套件之一。

设计空间探索

通过扫描参数和频道进行实验设计。采用并行计算工具箱™加快大规模分析。

IBIS-AMI模拟模型

通过使用信号完整性链接来简化您的工作流程,直接从中构建和导入Ibis-AMI模型Serdes Toolbox™。或者,使用第三方IC公司提供的IBIS-AMI模型来分析串行和并行链路性能。

后布局验证

rf pcb toolbox™,创建工作流以导入PCB示意图以进行布局后信号完整性验证。

波形可视化

使用信号完整性查看器应用程序从S参数和HSPICE模型中创建波形和比较图。

产品资源: