混合信号块集

重大更新

混合信号块集

设计,分析和模拟模拟和混合信号系统

开始:

混合信号数据分析

分析,确定趋势和可视化混合信号数据。

混合信号分析仪的应用

使用混合信号分析器应用程序在时间和频域中的混合信号数据中的相互作用,分析和识别趋势。
Cadence Virtuoso Ade Matlab Integration选项可让您将电路级瞬态,AC和DC的数据库导入MATLAB的仿真结果。

导入混合信号分析仪应用程序的Cadence Virtuoso ADE数据库。

系统级设计

使用典型架构的模型设计混合信号系统。使用数据表规格中的值设置模型参数。遵循自顶向下的方法,并使用白盒模型作为设计的起点。

PLL设计

在系统级设计和模拟锁相环(PLLs)。典型的结构包括带有单或双模预调制器的整数- n锁相环,以及带有累加器或delta-sigma调制器的分数- n锁相环。验证并可视化设计的开环和闭环响应。

ADC和DAC设计

在系统级别设计和模拟模拟到数字(ADC)和数模(DAC)数据转换器。典型的架构包括闪存和连续近似寄存器(SAR)ADC以及二进制加权和分段的DAC。

SAR ADC随时间范围。

混合信号行为模型

使用构建块设计自定义混合信号系统,包括常见的障碍。

构件库

使用诸如电荷泵、环路滤波器、相位频率检测器(pfd)、压控振荡器(VCOs)、时钟分频器和采样时钟源等构建块来设计混合信号系统。您可以使用以下方法在较低的抽象级别进一步细化模拟模型Simscape Electrical™

PLL构建块库。

进口香料网表

您可以使用线性电路向导块从IC设计中提取的寄生元件导入Spice NetList并创建或修改线性的时间不变电路。

三阶无源环路滤波器SPICE网表及其传递函数。

建模的障碍

模型时序效果,相位噪声,抖动,泄漏和模拟中的其他损伤。

时间缺陷

模型的上升和下降时间,有限的回转率,和可变的时间延迟在你的反馈循环。通过对计时效果建模,您可以运行模拟来评估稳定性和估计锁定时间。

相位噪声和抖动

在adc中模拟孔径抖动,并为VCOs和PLLs在频域指定任意相位噪声剖面。用“眼睛图”块来形象化效果。

用于VCO的功率谱和相位噪声分布。

测试和验证

用特定于应用程序的指标验证pll和adc的性能。在第三方IC设计工具中重用您的测试台。

testbenches.

测量PLL的锁定时间,相位噪声分布和操作频率,并表征构建块,例如VCO,PFD和电荷泵的性能。测量ADC的AC和DC特性和光圈抖动。

ADC TestBench用于测量直流和交流性能。

集成IC仿真环境

通过Cosimulation或通过使用HDL Verifier™生成SystemVerILILOG模块来重复使用System-Level混合信号模型。对于系统的数字部分,您可以使用HDL Coder™生成合成的HDL码。