无线HDL工具箱

Diseñeèimplemente subsistemas德COMUNICACIONES 5GŸLTE对FPGA,ASIC SoC的ÿ

无线HDL工具箱™(anteriormente LTE HDL工具箱™)proporciona BLOQUESŸsubsistemas德的Simulink万博1manbetx®previamente verificadosŸlistos对硬件destinados人DESARROLLO德aplicaciones德COMUNICACIONinalámbrica5G,LTEÿpersonalizadas basadas恩OFDM。Incluye aplicaciones德referencia,BLOQUES德IPŸpasarelas恩特雷里奥斯EL procesamiento basado连接tramasŸEN muestras。

ES更多钞票modificar拉斯aplicaciones德referencia对integrarlas EN苏propioDISEÑO。拉斯维加斯implementaciones HDL德洛斯algoritmos德拉工具箱estánoptimizadas对lograr未USO德RECURSOS eficiente,ASI科莫EL rendimiento necesario第下午prototipadoØEL despliegue连接producciónEN dispositivos FPGA,ASIC SoC的ÿ。

洛杉矶algoritmos德ESTA工具箱estándiseñados对generarcódigo清晰Ÿsintetizable恩VHDL®ÿ的Verilog®(CON HDL编码器™)。帕拉realizar pruebas POR EL AIRE德diseños5G,LTEÿpersonalizados basados EN OFDM,puede conectar modelos德transmisor Y受体一个dispositivos德无线电(CON paquetes德soporte代硬件去通讯工具箱™)。

Comience:

Subsistemas德硬件去aplicaciones德referencia

Integre subsistemasprediseñadosŸprobados连接FPGA对aumentar拉eficiencia德尔DISEÑO日苏SISTEMA。

Búsqueda德celdas德5G创新无线电(NR)

Utilice埃斯特subsistema probado连接硬件对realizar拉sincronización德Senales的primariasŸsecundarias(PSSŸSSS)德全国协议CON ELestándar5G NR。Incluye UNA referencia德algoritmo日MATLAB对verificación。

Recuperación德SIB1,MIBÿbúsqueda德celdas连接LTE

Utilice埃斯特subsistema对detectarŸdemodular的Senales的eNodeB,ASI科莫对decodificar LA信息德尔BLOQUE德资讯大师(MIB)Y EL BLOQUE德资讯德尔SISTEMA(SIB1)对苏USO连接aplicaciones德FPGA输出ASIC。萨尔瓦多subsistema admite洛杉矶莫多什FDDŸTDD,Y SE公顷probado连接硬件对detectar Senales的LTE连接特雷斯continentes distintos。

Transmisor OFDM filtrado(F-OFDM)

探索埃斯特ejemplo对descubrir科莫implementar连接硬件LAmodulaciónF-OFDM,阙本身emplea连接洛杉矶SISTEMAS DE COMUNICACIONES 5G。埃斯塔TÉCNICAaplica未filtro TRAS拉transformada必达反常性德傅里叶(IFFT)对aumentar埃尔安乔德班为y的拉VEZ mantener拉ortogonalidad德洛斯símboloscomplejos。

Espectro去备考德昂达德尔transmisor F-OFDM德ejemplo。

BLOQUES IP对5G,LTEÿCOMUNICACIONESinalámbricas

Diseñesubsistemas德COMUNICACIONESinalámbricasCON市长rapidez mediante algoritmos德流probados连接硬件。

BLOQUES德propiedad知识分子(IP)对5G NR

Diseñeaplicaciones FPGA输出ASIC德5G NRMÁSrápidamentemediante implementaciones probadas连接硬件去algoritmos POPULARES。ModeliceŸsimule implementaciones德硬件去algoritmos对codificaciónŸdecodificación德comprobación德paridad德巴哈densidad(LDPC),codificaciónÿdecodificación极性,Ymodulaciónÿdemodulación德símbolos,帮派CON苏funcionalidad personalizada。一个continuación,utilice HDL编码器™对generar VHDLØRTL Verilog的sintetizable。

Configuración德尔BLOQUE NR极地解码器optimizado对高密度脂蛋白。

BLOQUES德IP对LTE

ModeliceŸsimule implementaciones eficientes连接硬件去algoritmosespecíficos对LTE,故事科莫codificadoresŸdecodificadores涡轮增压,convolucionalesÿCRC,ASI科莫demoduladores OFDM。一个continuación,utilice HDL编码器对generar VHDLØRTL Verilog的sintetizable对待办事项苏subsistema。

Decodificadores涡轮ŸCRC代LTE optimizados对HDL CON总线德Senales的去控制。

BLOQUES德IPmultiestándar

Utilice BLOQUES probados连接硬件,故事科莫联合国decodificador维特比,联合国depuncturerÿUNA FFT德玉野变量对拉implementación连接硬件去estándaresinalámbricos,incluidos LTE,WLAN,transmisión德视频数字(DVB),WIMAX®Ë的HiperLAN,ASI科莫对拉斯COMUNICACIONES DIGITALES POR卫星。

USO德BLOQUES德depuncturerŸdecodificador维特比对decodificar muestras codificadas CON UNA TASA德codificación德WLAN。

Verificaciónmediante苏referencia代奥拓NIVEL对5GØLTE

Conecte浅滩德pruebasŸalgoritmos basados连接tramas一个implementaciones德硬件去流段obtener UNAverificacióneficiente。

转换恩特雷里奥斯tramasÿmuestras

Convierta FORMAS德昂达basadas连接tramas desde MATLAB®联合国flujo德muestras CON的Senales去控制第下午procesamiento连接硬件。一个continuación,convierta拉萨利达去硬件去流连接tramas对verificarlas CON苏algoritmo德referencia代奥拓NIVEL。

转换德tramas连接muestrasŸgeneración德Senales的去控制。

Cosimulación德HDLÿFPGA

Utilice HDL验证™对verificar苏subsistema德硬件través德拉模拟RTLØ恩未包德DESARROLLO德FPGA conectado一肃entorno德pruebas日MATLABØSimulink的。万博1manbetx

verificación basada en hardware de HDL Verifier.

" data-toggle="lightbox" class="fluid_link">

Conecte苏prototipo德FPGA Simulink万博1manbetx的CON LAverificaciónbasada连接硬件德HDL验证。

Despliegue连接FPGA,ASIC SoC的ÿ

Implemente CON facilidad苏aplicacióninalámbrica连接硬件去FPGA对realizar pruebas CON Senales的POR EL AIRE恩体内Ÿreutilice洛杉矶mismos modelos第下午despliegue恩producción。

Plataformas德广播definida POR软件(SDR)

Prototipe苏aplicacióninalámbricadescargando洛杉矶paquetes德soporte代硬件去通讯工具箱™对SDR德ZYNQ®鳍德configurarýutilizar dispositivos SDR habituales medianteHDL编码器

Despliegue恩producción

使用HDL编码器对generar接口RTLŸAXI independientes德拉PLATAFORMAŸ德阿尔塔CALIDAD一个partir德SUS modelos德subsistemas德的硬件。

Generación德códigoCON接口德interconexión德的SoC。

FuncionalidadesMÁSrecientes

坎比奥德农布雷德尔PRODUCTO

LTE HDL工具箱ahora本身骆驼无线HDL工具箱

Aplicación德referencia德sincronización德Senales的5G NR

使用Senales的德sincronizaciónprincipalesŸsecundarias(PSS / SSS)对detectar LAconexiónCON UNA celdaválida

BLOQUES 5G NR极地编码器Y译码器

Implemente EL algoritmo德corrección德errores极地托里奥拉ELestándar5G无线新

BLOQUES 5G NR LDPC编码器Y译码器

Implemente拉comprobación德paridad德巴哈densidad托里奥拉ELestándar5G无线新

BLOQUE OFDM调制器

模块símbolos德multiplexiónPOR司德frecuencia ortogonal对protocolos德COMUNICACION personalizados

COMUNICACIONES连接无线basada EN赛灵思ZYNQ

使用EL套件德evaluación德ZYNQ的UltraScale + RFSoC ZCU111科莫PLATAFORMA。

Consulte拉斯NOTAS德拉版本对obtener detalles自我estas funcionalidadesŸ拉斯funciones correspondientes。