高密度脂蛋白验证器

测试和验证Verilog硬件描述语言(VHDL)使用HDL模拟器和FPGA板

HDL验证器™允许您测试和验证Verilog®和硬件描述语言(VHDL)®FPGAs、asic和soc的设计。您可以根据在MATLAB中运行的测试工作台来验证RTL®或仿真万博1manbetx软件®使用cosimulation和HDL模拟器。这些相同的测试工作台可以与FPGA和SoC开发板一起使用,以验证硬件中的HDL实现。

HDL验证器提供了在Xilinx上调试和测试FPGA实现的工具®和英特尔®董事会。可以使用MATLAB编写和读取内存映射寄存器,以便在硬件上测试设计。您可以在设计中插入探针并设置触发条件,以便将内部信号上传到MATLAB中进行可视化和分析。

HDL验证器生成验证模型用于RTL测试台中,包括通用验证方法(UVM)测试台中。这些模型在支持SystemVerilog直接编程接口(DPI)的模拟器中本地运行。万博1manbetx

开始

学习HDL验证器的基础知识

验证与Cosimulation

HDL仿真器与MATLAB、Simulink的协同仿真万博1manbetx

用FPGA硬件进行验证

用MATLAB和Simulink连接FPGA板,对硬件设计进行验证和调试万博1manbetx

使用UVM和SystemVerilog组件进行验证

生成UVM或SystemVerilog DPI组件

将验证与HDL代码生成集成在一起

生成测试工作台来验证使用HDL Coder™生成的HDL代码

事务级模型生成

生成SystemC TLM虚拟原型

HDL验证器支持的硬件万博1manbetx

万博1manbetx支持第三方硬件,如Xilinx、Intel和Microsemi®FPGA板