主要内容

FPGA在环向导

生成一个fpga-in-in-the-line-the-line块或系统对象从现有的HDL文件中

描述

fpga-in-the-limop(FIL)使您能够运行simulink万博1manbetx®或matlab®与在xilinx上运行的HDL设计同步的仿真®,微膜®,或Altera®FPGA板。

模拟器和董事会之间的链接使您可以:

  • 直接针对Simulink或MATLAB中的算法验证HDL实现。万博1manbetx

  • 将数据和测试方案从Simulink或MATLAB应用于FPGA上的HD万博1manbetxL设计。

  • 将现有的HDL代码与Simulink或Matlab中正在开发的模型集成在一起。万博1manbetx

打开FPGA在环向导应用程序

  • 万博1manbetxSimulink工具条:在应用标签,下验证,验证和测试, 点击FIL向导图标。

  • MATLAB命令提示:输入Filwizard。您提供HDL代码和所有相关信息,用于创建使用FPGA设备模拟的FIL块。

程序化使用

展开全部

filwizard(文件名使用上一个会话中的配置文件重新启动FIL向导。在每个FIL向导会话的末尾,该工具保存了包含会话信息的垫子文件。您可以在以后使用此垫子来还原会话。

版本历史记录

在R2012B中引入