高清多媒体接口(HDMI)模板提供了一个模拟SoC视频流的模型SoC块集™ Xilinx支万博1manbetx持包®装置。使用此模板模拟和分析内部和外部连接的影响,例如HDMI I/O行为对视觉处理算法的影响。
计算机视觉工具箱™
Vision HDL工具箱™
Xilinx设备的SoC区万博1manbetx块集支持包
来自网络的HDMI视频流HDMI接收块,它实现了一种视频数据处理算法。处理后的图像流到HDMI传输块
FPGA像素模型使用视频流连接器用于连接不同子系统和HDMI I/O块的块。视频流连接器在实现的参考设计中,需要将每个子系统作为独立的IP从模型中生成。由于FPGA帧模型仅用于模拟目的,不用于实现,因此不对视频流连接器块进行建模。
在MATLAB中®,在项目快捷方式选项卡,单击开放式FPGA像素模型. 打开FPGA算法包装器
,如图所示,以绿色突出显示。
这个FPGA算法
,也以绿色突出显示,包含馈通端口和信号。
您可以修改FPGA算法模型的内容,以结合所需的视觉处理算法,以及周围视频存储系统的完整模拟和代码生成。有关纯算法设计和研究,请单击开放式FPGA帧模型在项目快捷方式选项卡,然后重复此步骤。