文档帮助中心文档
要编程FPGA并在硬件上运行算法,请使用HDL编码器™ 可以生成IP核心,并将其部署到Xilinx®FPGA板。您还可以使用FPGA交钥匙工作流程对FPGA板进行编程,该工作流程为您的算法和FPGA顶层包装生成HDL代码,然后将您的设计部署到板上。
Xilinx FPGA板的IP核生成工作流
了解如何在独立FPGA设备上使用IP核心生成工作流,并将IP核心嵌入参考设计中。
默认系统参考设计
了解默认系统参考设计和使用参考设计。
从Simulink为独立Xilinx FPGA开发板编程万博1manbetx
本例显示了如何使用FPGA交钥匙工作流程将Xilinx FPGA开发板作为合成目标。
从MATLAB编写独立的xilinxfpga开发板
用于部署到独立FPGA硬件的FPGA交钥匙工作流程。
使用HDL编码器™ IP核心生成工作流,用于为Xilinx®零件开发参考设计,该零件不存在嵌入式ARM®处理器,但仍使用HDL编码器™ 生成用于控制DUT的AXI接口。此示例使用MATLAB作为来自HDL验证器的AXI主IP™ 访问HDL编码器™ 通过启用参考设计参数选项生成DUT寄存器插入JTAG MATLAB作为AXI主机。然后,您可以直接从MATLAB访问DUT寄存器。或者,您可以使用Xilinx JTAG AXI Master通过编写Tcl命令使用Vivado Tcl控制台访问DUT寄存器。对于Xilinx JTAG AXI Master,您需要创建自定义参考设计。FPGA设计在Xilinx Kintex-7 KC705板上实现。
使用HDL编码器™ IP核心生成工作流,用于为Xilinx®零件开发参考设计,该零件不存在嵌入式ARM®处理器,但仍使用HDL编码器™ 生成用于控制DUT的AXI接口。具体而言,本示例将使用Xilinx Kintex-7 KC705板和微型玻璃™ 在参考设计中运行基于LightWeightIP(lwIP)的TCP/IP固件服务器的软处理器,以访问HDL编码器™ 从连接网络上的任何位置生成DUT寄存器。此外,此示例还将突出显示从实现为多个标量端口的寄存器集合访问数据与从实现为单个向量端口的寄存器集合访问数据之间的差异。
您单击了与此MATLAB命令对应的链接:
通过在MATLAB命令窗口中输入命令来运行该命令。Web浏览器不支持MATLAB命令。万博1manbetx
选择一个网站以获取翻译后的内容(如果可用),并查看本地活动和优惠。根据您的位置,我们建议您选择:.
您还可以从以下列表中选择网站:
选择中国站点(中文或英文)以获得最佳站点性能。其他MathWorks国家/地区网站未针对您所在地的访问进行优化。
联系当地办事处