混合信号块集

아날로그및혼성신호시스템설계및시뮬레이션

混合信号块集™은혼성신호집적회로(IC)설계와검증을위한구성요소장애모델링모델링,분석

다양한추상수준에서pll,아이터변환기변환기및기타시스템모델링하고다양한한아키텍처를탐색할수수잡음,비선형성및양자화영향와장애요소요소포함하도록을커스터마마마마하고하향식하향식하고하고하고

제공된테스트벤치를사용의측정특성또는수준시뮬레이션결과결과를적용하여성능을검증하고모델충실도를수수수수수수가변스텝si万博1manbetxmulink.®솔버를사용한신속한시스템레벨시뮬레이션을통해트랜지스터레벨에서IC를시뮬레이션하기전에구현모델을디버그하고설계결함을식별할수있습니다。

混合信号块集을사용하면혼성신호구성를복잡한복잡한알고리즘시뮬레함께시뮬레시뮬레시뮬레시뮬레할수수수따라서아날로그와디지털설계팀모두한실행가능사양을가지고작업수있습니다。

시작하기:

시스템수준설계

일반적인아키텍처의을사용하여혼성신호시스템을합니다。데이터시트사양의값사용하여하여모델파라미터를설정하향식방법론을따르고설계를출발점으로에이트박스을사용합니다。

PLL설계

시스템수준에서pll(위상위상루프)을설계하고시뮬레이션합니다。일반적인아키텍처에는단일또는이중모듈러스프리스케일러가있는integer-n pll과누산기또는또는 - 시그마변조기가있는fractional-n pll이포함포함。디자인의개루프와폐루프응답을검증하고시각화합니다。

델타시그마변조기가있는分数-n pll。

ADC설계

시스템수준에서이밍과과양자화로인한장애를를포함하여아날로그디지털디지털터(ADC)를를하고시뮬레이션시뮬레를션일반적인아키텍처에는플래시및sar(축차축차사레지스터)adc가포함됩니다。

시간범위가있는sar adc。

혼성신호행동모델

빌딩블록을사용하여사용자지정혼성신호시스템하고하고일반적인요소표현가능。

빌딩블록라이브러리

차지펌프,루프필터,위상주파수검출기(PFD),전압제어발진기(VCO),클록분할기및샘플링클록소스와같은빌딩블록을사용하여혼성신호시스템을설계합니다。Simscape Electrical™을사용을더낮은추상에서아날로그모델

PLL빌딩블록라이브러리。

장애요소모델링

시뮬레이션에서타이밍효과,위상위상,지터,누설및기타기타요소를모델링합니다모델링합니다합니다모델링모델링모델링모델링

타이밍불완전성

피드백루프의상승하강,유한슬루레이트및가변시간지연을모델링합니다。아이밍효과효과를모델링하면하면션을실행하여안정성을가하고하고시간(锁定时间)을을할수있습니다。

클록신호에대한지터효과。

위상잡음및지터

ADC에서애퍼쳐지터(孔径抖动)를모델링하고vco및pll에에대한주파수도메인에서임의의위상프로파일을지정지정의잡음잡음프로파일을지정이다이어그램스코프로효과시각화합니다。

VCO의위상잡음프로파일。

테스트및검증

아이션고유고유의지표로pll및adc의성능을검증。第三方IC설계툴에서테스트를재사용

테스트벤치

PLL의고정시간(锁定时间),위상잡음프로파일및동작주파수측정하고vco,pfd및차지펌프와빌딩블록의성능특성특성화합니다。ADC의ac및dc특성과애퍼처지터를측정。

ADC테스트벤치。

IC시뮬레이션환경환경과의

协同仿真을사용하거나또는HDL验证™를사용하여SystemVerilog的모듈을생성함으로써IC설계환경에서시스템수준혼성신호모델을재사용합니다。HDL Coder™를사용를합성합성합성합성있습니다있습니다있습니다있습니다있습니다수수수수수수수

韵律®Virtuoso.®AMS Designer와와의의의。