主要内容

高密度脂蛋白编码器

生成硬件描述语言(VHDL)VerilogFPGA和ASIC设计的代码

HDL编码器™生成便携的,可合成的VHDL®和Verilog®从MATLAB代码®函数,仿真软件万博1manbetx®模型和Stateflow®图表。所生成的HDL代码可用于FPGA编程或ASIC原型设计。

HDL编码器提供了一个工作流顾问,自动化的编程Xilinx®, Microsemi®,英特尔®fpga。您可以控制HDL体系结构和实现,突出显示关键路径,并生成硬件资源利用估计。HDL Coder提供Simulink模型和生成的Verilog和VHDL代码之间的可追溯万博1manbetx性,使遵循DO-254和其他标准的高完整性应用程序的代码验证。

万博1manbetx对行业标准的支持可以通过IEC认证工具包(适用于ISO 26262和IEC 61508)。

开始

学习基本的HDL编码器

从MATLAB生成HDL代码

从MATLAB算法生成HDL代码

从Simulink生成HDL代码万博1manbetx

从Simulink模型生成HDL代码万博1manbetx

硬件软件合作设计

在目标硬件平台上部署分区的硬件和软件

HDL编码器支持的硬万博1manbetx件

万博1manbetx支持Intel、Microsemi、Xilinx等第三方硬件的FPGA板

工具鉴定与认证

验证DO和IEC万博1manbetx认证的Simulink Check