图片缩略图

Avnet RFSoC Explorer

versión 2.1.0 (114 MB) por Avnet
连接到Xilinx UltraScale+™RFSoC千兆样本数据转换器。在MATLAB®和Simulink®中进行分析。万博1manbetx使用HDL Coder部署算法

1, 4 k descargas

Actualizada1月31日

版本licencia

使用MATLAB和Simulink连接到Xilinx RFSoC万博1manbetx
Avnet RFSoC Explorer®使用MATLAB和Simulink为Xilinx Zynq®UltraScale+™RFSoC提供可视化界面。万博1manbetx直观的API可编程控制所有RF-ADC和RF-DAC参数,信号生成,采集。希望测试OTA信号的系统设计人员可以使用Avnet RFSoC Explorer来控制受支持的RF前端卡,用于流行的Xilinx RFSoC评估套件。万博1manbetx算法设计者可以生成IP核,以便在RFSoC平台上执行。
万博1manbetx支持和文档
表征RFSoC性能
Xilinx Zynq UltraScale+ RFSoC的开发首先使用Avnet RFSoC Explorer来表征数据转换器子系统。Avnet RFSoC资源管理器使您能够使用MATLAB和Simulink流标准兼容的5G, LTE和万博1manbetx自定义波形到硬件和从硬件。
Avnet RFSoC资源管理器系统图
使用射频前端卡执行空中测试
Avnet RFSoC Explorer 通过集成连接到Xilinx Zynq UltraScale+ RFSoC Gen1和Gen3评估套件的RF前端控制,实现OTA测试。探索LTE 1800 MHz频段3和19至31 GHz之间的毫米波频段的整个信号链。
万博1manbetxRFSoC表征和OTA测试支持的平台:
部署RFSoC的HDL代码
当你进入算法开发的时候, Avnet RFSoC Explorer支万博1manbetx持HDL Coder™启用 使用Xilinx Vivado®设计套件可集成到RFSoC设备的新一代IP核。
Avnet RFSoC Explorer HDL编码器支持ZCU208
万博1manbetx支持的HDL代码生成平台:
有了这个支持包,您可万博1manbetx以生成HDL代码和端口映射到I/O和AXI寄存器,以建立到RF瓦和DDR存储器的连接,并从MATLAB交互控制FPGA设计。

Citar科莫

Avnet(2022)。Avnet RFSoC Explorer(//www.tianjin-qmedu.com/matlabcentral/fileexchange/73665-avnet-rfsoc-explorer), MATLAB中央文件交换。Recuperado

兼容性con la versión de MATLAB
Se creó con R2021b
兼容con la versión R2021a a la R2021b
兼容平台
窗户 macOS Linux

社区寻宝

在MATLAB Central中找到宝藏,并发现社区如何帮助您!

开始狩猎!