无线HDL工具箱

无线HDL工具箱

Diseñeèimplemente subsistemas德COMUNICACIONES 5GŸLTE对FPGA,ASIC SoC的ÿ

MásfiginaCión:

生存硬件和应用参考

Integre subsistemasprediseñadosŸprobados连接FPGA对aumentar拉eficiencia德尔DISEÑO日苏SISTEMA。

Recuperación德SIB1,MIBÿbúsqueda德celdas连接LTE

Utilice埃斯特subsistema对detectarŸdemodular的Senales的eNodeB,ASI科莫对decodificar LA信息德尔BLOQUE德资讯大师(MIB)Y EL BLOQUE德资讯德尔SISTEMA(SIB1)对苏USO连接aplicaciones德FPGA输出ASIC。萨尔瓦多subsistema admite洛杉矶莫多什FDDŸTDD,Y SE公顷probado连接硬件对detectar Senales的LTE连接特雷斯continentes distintos。

Transmisor Y受体OFDM配置

通过multiplexación por división ofrecuencias ortogonales (OFDM)传输。配置los parámetros, los tipos de modulación de símbolos y las tasas de codificación。该模型配置为高斯白葡萄酒的缺陷(AWGN)。包括一个参考的MATLAB算法的verificación段。

对发射机的F-OFDM形式的分析。

BLOQUES IP对5G,LTEÿCOMUNICACIONESinalámbricas

Diseñesubsistemas德COMUNICACIONESinalámbricasCON市长rapidez mediante algoritmos德流probados连接硬件。

BLOQUES德propiedad知识分子(IP)对5G NR

Diseñeaplicaciones FPGA输出ASIC德5G NRMÁSrápidamentemediante implementaciones probadas连接硬件去algoritmos POPULARES。ModeliceŸsimule implementaciones德硬件去algoritmos对codificaciónŸdecodificación德comprobación德paridad德巴哈densidad(LDPC),codificaciónÿdecodificación极性,Ymodulaciónÿdemodulación德símbolos,帮派CON苏funcionalidad personalizada。一个continuación,utilice HDL编码器™对generar VHDLØRTL Verilog的sintetizable。

Configuración德尔BLOQUE NR极地解码器optimizado对高密度脂蛋白。

LTE的IP地址

ModeliceŸsimule implementaciones eficientes连接硬件去algoritmosespecíficos对LTE,故事科莫codificadoresŸdecodificadores涡轮增压,convolucionalesÿCRC,ASI科莫demoduladores OFDM。一个continuación,utilice HDL编码器对generar VHDLØRTL Verilog的sintetizable对待办事项苏subsistema。

Decodificadores turbo CRC de LTE对HDL总线的señales控制进行了优化。

Bloques de IP multiestándar

应用程序bloques probados硬件,故事与undecodificador维特比,ununpunctie y a FFT tamaño变量para implementación en硬件estándares inalámbricos,包括LTE, WLAN, transmisión de vídeo数字(DVB), WiMAX®e HiperLAN, así como para las communicacones digital por satélite。

USO德BLOQUES德depuncturerŸdecodificador维特比对decodificar muestras codificadas CON UNA TASA德codificación德WLAN。

Verificaciónmediante苏referencia代奥拓NIVEL对5GØLTE

Conecte浅滩德pruebasŸalgoritmos basados连接tramas一个implementaciones德硬件去流段obtener UNAverificacióneficiente。

转换恩特雷里奥斯tramasÿmuestras

可以通过MATLAB来实现®联合国flujo德muestras CON的Senales去控制第下午procesamiento连接硬件。一个continuación,convierta拉萨利达去硬件去流连接tramas对verificarlas CON苏algoritmo德referencia代奥拓NIVEL。

Conversión de tramas en muestras y generación de señales de控制。

Cosimulación德HDLÿFPGA

Utilice HDL Verifier™para verificar su - verificar de hardware a través de la simulación RTL en kit de desarrollo de FPGA conectado a su entorno de MATLAB o Simulink。万博1manbetx

verificación basada en hardware de HDL Verifier.

" data-toggle="lightbox" class="fluid_link">

Conecte苏prototipo德FPGA Simulink万博1manbetx的CON LAVerificación basada硬件高密度脂蛋白校验。

介绍FPGA、ASIC和SoC

Implemente CON facilidad苏aplicacióninalámbrica连接硬件去FPGA对realizar pruebas CON Senales的POR EL AIRE恩体内Ÿreutilice洛杉矶mismos modelos第下午despliegue恩producción。

Despliegue en produccion

使用HDL Coder的通用接口,RTL和axis独立于平台和其他硬件的生存模式。

Generación德códigoCON接口德interconexión德的SoC。