此示例设计显示了MATLAB浮点参考设计的完整工作流程,以支持支持HDL的Simulink模型。万博1manbetx
主文档:https://wiki.analog.com/resources/eval/user-guides/ad-fmcomms2-ebz/software/matlab_bsp_modem.
将生成的PHY与HDL-Codoter和TUN / TAP接口集成的主要示例可以部署在PackRF Prototype开发套件上,基于ADRV9361-Z7035
要在PackRF上构建Boot.Bin以进行部署执行以下操作:
1.下载链接的存储库
2.MATLAB发射
3.在MATLAB中导航到repo: cd(
4.将ADI BSP添加到路径:AddPath(GenPath('hdl_wa_bsp')))
5.安装BSP: AnalogDevices.install
6.导航到示例:CD('targeting_models / modem-qpsk');
7.向path: startup添加必要的库
8.配置HDL编译器:setuphdl
9.导航到演示:CD('fixedPoint / demos / adi_dma_tt')
10.构建HDL设计:HDL工作流
完成工作流程完成Boot.Bin文件将被创建,该文件将位于“HDL_PRJ / Vivado_IP_PRJ / Boot /”中。将此文件复制到SD卡根引导文件夹(https://wiki.analog.com/resources/tools-software/linux-software/zynq_images#preparing_the_image).
在PackRF上确保您完全更新。为此,请首先确保PackRF具有Internet连接,然后来自Lock运行:ADI_UPDATE_TOOLS.SH
Analog Devices,Inc。系统开发组(2021)。ADI PackRF QPSK调制解调器GitHub (https://github.com/analogdevicesinc/MathWorks_tools)。检索.