混合信号块集

模拟和混合信号系统的设计与仿真

混合信号块集™ 为设计和验证混合信号集成电路(IC)提供元件和损伤模型、分析工具和测试台。

您可以在不同抽象层次上对pll、数据转换器和其他系统建模,并探索一系列IC架构。您可以自定义模型以包含诸如噪声、非线性和量化效果等损伤,并使用自顶向下的方法优化系统描述。

使用提供的测试台,您可以通过拟合测量特性或电路级仿真结果来验证系统性能和提高建模逼真度。基于变步长Simulink的快速系统级仿真万博1manbetx®解算器允许您在晶体管级模拟集成电路之前调试实现并识别设计缺陷。

使用混合信号块集,您可以模拟混合信号组件以及复杂的DSP算法和控制逻辑。因此,模拟和数字设计团队都可以从相同的可执行规范中工作。

开始:

系统级设计

利用典型结构模型设计混合信号系统。使用数据表规范中的值设置模型参数。遵循自上而下的方法,使用白盒模型作为设计的起点。

锁相环设计

在系统级设计并模拟锁相环(PLLs)。典型的结构包括带有单模或双模预制器的整数- n锁相环,以及带有累加器或delta-sigma调制器的分数- n锁相环。验证和可视化您的设计的开环和闭环响应。

分数- n锁相环,带-调制器。

模数转换器设计

在系统级设计和模拟模数转换器(adc),包括定时和量化损伤。典型的结构包括flash和逐次逼近寄存器(SAR)adc。

具有时间范围的SAR ADC。

混合信号行为模型

设计自定义混合信号系统使用积木,并包括常见的缺陷。

构件库

使用诸如电荷泵、环路滤波器、相位频率检测器(PFDs)、电压控制振荡器(VCOs)、时钟分频器和采样时钟源等构建模块来设计混合信号系统。您可以使用Simscape Electrical™在更低的抽象级别进一步细化模拟模型。

PLL积木库。

建模障碍

模拟中的模型计时效果、相位噪声、抖动、泄漏和其他损害。

定时缺陷

模型上升和下降的时间,有限的转化率,和可变的时间延迟在您的反馈循环。通过对计时效果建模,您可以运行模拟来评估稳定性和估计锁定时间。

时钟信号的抖动效应。

相位噪声和抖动

模拟adc中的孔径抖动,并在vco和PLLs的频域中指定任意相位噪声分布。用眼图显示效果。

压控振荡器的相位噪声分布。

测试和验证

使用特定于应用程序的指标验证锁相环和adc的性能。在第三方集成电路设计工具中重用您的测试工作台。

测试的长椅

测量锁相环的锁定时间、相位噪声分布和工作频率,并表征诸如vco、pfd和电荷泵等模块的性能。测量模数转换器的交直流特性和孔径抖动。

ADC测试台。

集成电路仿真环境

通过cosimulation或使用HDL Verifier™生成SystemVerilog模块,在集成电路设计环境中重用系统级混合信号模型。对于系统的数字部分,可以使用HDL Coder™生成可合成的HDL代码。

和声®艺术大师®AMS设计师。

最新功能

数模转换器

介绍了二进制加权DAC及相关的测量和测试模块

数据转换器的非线性测量

引入函数入口

锁相环相位噪声测量

引入函数相位测量

发布说明有关这些功能和相应功能的详细信息。