文档

高密度脂蛋白验证器

验证硬件描述语言(VHDL)Verilog使用HDL模拟器和fpga在环测试平台

HDL Verilog自动生成测试平台®和硬件描述语言(VHDL)®设计验证。你可以用MATLAB®或仿真万博1manbetx软件®直接刺激您的设计,然后使用HDL协同仿真或使用Xilinx的fpga在环分析其响应®,英特尔®和Microsemi®FPGA板。这种方法消除了编写独立Verilog或VHDL测试台的需要。

HDL Verifier还可以在Cadence的模拟器中生成重用MATLAB和Simulink模型的组件万博1manbetx®,导师图形®, Synopsys对此®.这些组件可以用作验证检查器模型,或者在更复杂的测试平台环境(如使用通用验证方法(UVM)的环境)中作为刺激物。

开始

学习HDL验证器的基础知识

验证与Cosimulation

HDL模拟器与MATLAB和Simulink之间的协同仿真万博1manbetx

FPGA硬件验证

将FPGA板与MATLAB和Simulink连接,进行硬件设计的验证和调试万博1manbetx

使用SystemVerilog DPI组件进行验证

SystemVerilog直接编程接口(DPI)组件的生成

将验证与HDL代码生成集成

生成测试台以验证用HDL Coder™生成的HDL代码

事务级模型生成

生成SystemC TLM虚拟原型

万博1manbetx支持的硬件

万博1manbetx支持第三方硬件,如Xilinx、Intel和Microsemi FPGA板