主要内容

HDL代码生成万博1manbetx

生成HDL代码从Simulink万博1manbetx®模型

通过生成HDL代码并将该代码部万博1manbetx署在专用集成电路(ASIC)或现场可编程门阵列(FPGA)上,在硬件中实现Simulink模型或子系统。用与HDL代码生成兼容的块来设计模型。如果模型使用浮点数据,请使用定点设计器™将其转换为定点模型。生成HDL代码并验证它与原始算法匹配之后,将HDL代码部署到目标硬件上。

  • 模型与建筑设计
    万博1manbetx支持的模块、最佳实践、设计模式、兼容性检查、Simscape建模、时钟和复位信号
  • HDL建模指南
    在Simulink模型中设计HDL算法的指南万博1manbetx
  • 代码生成
    HDL代码生成,代码配置,测试台生成
  • 验证
    生成的HDL代码对原始模型的仿真和验证,以及fpga在环
  • 部署
    合成脚本并将生成的HDL代码部署到Intel®, Xilinx®、Speedgoat和定制FPGA板
  • 速度和面积优化
    改进通过资源共享,流,流水线,RAM映射,循环优化
  • 报告和脚本
    可追溯性、优化和资源报告;标准遵从性,合成脚本