高密度脂蛋白编码器
为FPGA和ASIC设计生成VHDL和Verilog代码
HDL编码器™ 生成便携式、可合成的Verilog®和硬件描述语言(VHDL)®从MATLAB代码®函数,Simulink万博1manbetx®模型和Stateflow®图表。生成的HDL代码可以用于FPGA编程或ASIC原型和设计。
HDL Coder提供了一个工作流顾问,可以自动化Xilinx的编程®, Microsemi®,英特尔®门阵列. 你可以高密度脂蛋白控制架构(49:42)和实现,突出关键路径,并生成硬件资源利用率估计。高密度脂蛋白编码器提供了可追溯性在您的Simulink模型万博1manbetx和生成的Verilog和VHDL代码之间进行代码验证,从而支持遵循DO-254和其他标准的高完整性应用程序的代码验证。
开始:
高级硬件设计
设计您可以从300多个面向hdl的Simulink模块、MATLAB函数和状态流程图中选择您的子系统。万博1manbetx模拟您的设计的硬件行为,探索替代架构,并生成可合成的VHDL或Verilog。
独立于供应商的目标
生成可合成的RTL,用于一系列实现工作流和FPGA、ASIC和SoC设备。重用相同的模型以生成原型和生产代码。
更快的硬件开发
通过在一个环境中集成算法和硬件设计,更有效地收敛于高质量的系统设计。深入了解硬件实现如何在工作流的早期影响算法约束。
更优化的设计
在提交RTL实现之前,研究各种各样的硬件体系结构和定点量化选项。高级合成优化有效地映射到设备资源,如逻辑、dsp和ram。
fpga器件
生成有效映射到的RTL赛灵思公司,英特尔,MicrosemiFPGA与SoC设备。将输入和输出映射到设备级I/O和AXI寄存器使用硬件支持包万博1manbetx为流行板,或定义自己的自定义参考设计。
实时仿真与测试
目标可编程FPGA I/O模块从快羊和其他人使用HDL工作流顾问,并使用万博1manbetx仿真软件实时™.本机浮点(9:19)HDL代码生成简化了高精度原型的工作流程。
无线通信
使用实时或捕获的信号设计系统级算法,然后添加硬件架构细节或重用来自的子系统和块无线HDL工具箱™.部署到预配置软件定义无线电(SDR)平台或自定义目标硬件。
视频和图像处理
从中生成有效的RTLVision HDL工具箱™块和子系统,为视觉处理算法的流硬件实现建模。通过建模内存和软件事务延迟来改进算法SoC块集™.
边境植物建模
执行复杂Simscape™的实时仿真半实物仿真)工厂模型运行在FPGA快速控制原型系统。使用Simscape HDL工作流顾问对FPGA I/O模块进行自动编程。