主要内容

HDL验证者

验证VerilogVHDL使用HDL模拟器和FPGA板

HDL Verifier™可让您测试和验证Verilog®和VHDL®FPGA,ASIC和SOC的设计。您可以验证RTL与MATLAB中运行的测试台®或模拟万博1manbetx®使用与HDL模拟器进行共同模拟。这些相同的测试台可以与FPGA和SOC开发板一起使用,以验证硬件中的HDL实现。

HDL验证器提供了用于调试和测试FPGA实现的工具®和英特尔®董事会。您可以使用MATLAB写入并从内存映射的寄存器中读取并读取硬件上的设计。您可以将探针插入设计中,并设置触发条件,以将内部信号上传到MATLAB中以进行可视化和分析。

HDL验证者生成用于RTL测试工作台的验证模型,包括通用验证方法(UVM)测试工作台。这些模型在支持SystemVerilog直接编程接口(DPI)的模拟器中运行。万博1manbetx

开始

了解HDL验证者的基础知识

通过共同核实验证

HDL模拟器与MATLAB和SIMULINK之间的共同模拟万博1manbetx

使用FPGA硬件进行验证

将FPGA板与MATLAB和SIMULINK连接用于验证和调试硬件设计万博1manbetx

使用UVM和SystemVerilog组件进行验证

UVM或SystemVerilog DPI组件的产生

将验证与HDL代码生成集成

生成测试台以验证使用HDL Coder™生成的HDL代码

交易级别模型生成

Systemc TLM虚拟原型的生成

HDL验证者支持硬件万博1manbetx

万博1manbetx支持第三方硬件,例如Xilinx,Intel和Microsemi®FPGA董事会