你如何生成HDL代码Artix-7董事会的家庭吗?推荐的工作流程是什么?

17日视图(30天)
我想为一个独立的应用程序生成VHDL代码在一个Artix-7 (35 t)。这样做的推荐流程是什么?
要求是:
——它应该作为一个独立的委员会工作
生成的代码应该包括I / O端口定义和时钟规范
高密度脂蛋白编码器提供支持通过“FPGA交钥匙万博1manbetx”工作流?

接受的答案

MathWorks支万博1manbetx持团队
高密度脂蛋白编码器支万博1manbetx持Vivado-based Xilinx FPGA原型使用“IP核心的一代”工作流程,而不是“FPGA交钥匙”的工作流。以下链接为该工作流提供一些有用的起点:
  1. 开始使用Xilinx Zynq平台://www.tianjin-qmedu.com/help/hdlcoder/ug/getting-started-with-hardware-software-codesign-workflow-for-xilinx-zynq-platform.html
类似的工作流可以用于生成HDL代码自定义目标平台。支持第三方工具和硬件的完整列表HDL代万博1manbetx码生成可以在这里找到://www.tianjin-qmedu.com/help/hdlcoder/gs/language-and-tool-version-万博1manbetxsupport.html。这包括董事会等Xilinx Art-7家族Artix-7 35 t附庸风雅的FPGA。
但是您可以使用此工作流之前,您需要创建一个自定义的参考设计Artix-7 FPGA板,包括I / O端口定义和时钟规范。高密度脂蛋白编码器引入“参考设计”的概念,定义了FPGA平台周围生成的HDL算法IP。
以下船运的例子解释如何去建立一个参考设计:
  1. Digilent®Zybo板://www.tianjin-qmedu.com/help/hdlcoder/ug/define-and-register-custom-board-and-reference-design-for-zynq-workflow.html
  2. Digilent®Zybo板://www.tianjin-qmedu.com/help/hdlcoder/ug/authoring-a-reference-design-for-audio-system-on-a-zybo-board.html
  3. Zedboard://www.tianjin-qmedu.com/help/hdlcoder/ug/authoring-a-reference-design-for-audio-system-on-a-zynq-board.html
万博1manbetx支持包都可以在文件交换支持用户IP核心代定制与Xilinx FPGA平台®Vivado®IP集成:
  1. 高密度脂蛋白编码器支万博1manbetx持包Xilinx Zynq平台://www.tianjin-qmedu.com/matlabcentral/fileexchange/40447-hdl-coder-万博1manbetxsupport-package-for-xilinx-zynq-platform
  2. 嵌入式编码支持包Xilinx 万博1manbetxZynq平台://www.tianjin-qmedu.com/help/万博1manbetxsupportpkg/xilinxzynq7000ec/index.html
  3. 新安怡提供模型支持方案容易万博1manbetxHDL代码生成:万博1manbetx//www.tianjin-qmedu.com/matlabcentral/fileexchange/66004-avnet-minized-万博1manbetxsupport-package-for-万博1manbetxsimulink
为一个完整的确认板兼容性,考虑其他各种工具箱,功能和模块中使用你的设计并验证它们支持HDL代码生成。万博1manbetx

更多的答案(0)


翻译的