杰克·埃里克森MathWorks
在生产、FPGA、ASIC和SoC项目中,RTL验证通常会消耗所有任务中最多的时间和精力。尽管做了这些努力,bug仍然以比预期更高的速度进入硅。其中一个根本原因是算法设计之间的通信差距,这通常始于MATLAB®或仿真万博1manbetx软件®, RTL设计与验证。新的算法过于复杂,不能依赖规范文档和手写代码。
本视频展示了这种沟通差距的解决方案,按我们通常看到的客户采用这些新技术的顺序呈现:
这种分阶段采用的方法几乎可以立即为验证团队带来好处,并且长期鼓励系统/算法设计、硬件设计和硬件验证之间的协作,从而产生更健壮和敏捷的开发过程。
你也可以从以下列表中选择一个网站:
选择中国网站(中文或英文)以获得最佳网站性能。其他MathWorks国家站点没有针对您所在位置的访问进行优化。
本网站使用cookie来改善您的用户体验,个性化内容和广告,并分析网站流量。继续使用本网站,即表示您同意我们使用cookies。请参阅我们的隐私政策了解有关cookie的更多信息以及如何更改设置。