HDL Verifier™与Simulink一起使万博1manbetx用®或matlab.®和HDL编码器™和支持的FPGA开发环境,为您万博1manbetx的自动生成的HDL代码做好准备,以便在FPGA中实现。FPGA-IN-in-Loop(FIL)仿真允许您使用与此软件严格同步的FPGA板运行SIMULINK或MA万博1manbetxTLAB仿真。此过程允许您将现实世界数据变为您的设计,同时通过FPGA的速度加速您的模拟。
您可以通过以下方式之一生成FIL编程文件:
使用HDL验证程序FIL向导。
使用HDL编码器工作流程顾问。
FIL向导使用任何可合成的HDL代码,包括通过HDL编码器软件从Simulink模型自动生成的代码。万博1manbetx当您在工作流顾问中使用FIL时,HDL编码器使用加载的设计来创建HDL代码。无论哪种方式,然后通过自定义代码增强此HDL代码,以便与您的设计进行通信并组装到FPGA项目中。适用的下游工具用于处理该项目以创建用于在开发板上自动下载到FPGA设备的编程文件以进行验证。
HDL验证程序支持在模型参万博1manbetx考块和系统对象™中使用FIL块与MATLAB程序一起使用。
产品特点 | 需要产品s manbetx 845 | 推荐产品s manbetx 845 | 万博1manbetx支持的平台 |
---|---|---|---|
FPGA in-in-Loop | 与MATLAB的FIL模拟:MATLAB,固定点设计器™ 对于Simulink的FIL模拟:万博1manbetx 万博1manbetxSimulink,定点设计师 |
HDL编码器 | 视窗®64位;Linux.®64位 |
HDL Verifier支万博1manbetx持如下所述的设备上的FIL模拟万博1manbetx支持FPGA用于FPGA验证的FPGA设备。FPGA板支持包包含所有支持的万博1manbetx电路板的定义文件。您可以下载一个或多个特定于供应商的包,但您必须在使用FIL或使用新的FPGA板向导使用自己的电路板定义文件之前下载其中一个软件包(请参阅创建自定义FPGA板定义)。
要查看HDL验证程序支持包的列表,请访问万博1manbetxHDL验证程序支持硬件万博1manbetx。要下载FPGA板支持包:万博1manbetx
在matlab上家标签,在环境部分,点击附加组件>获取硬件支持包万博1manbetx。