主要内容

このペジの翻訳は最新ではありません。ここをクリックして,英語の最新版を参照してください。

高密度脂蛋白编码器入門

Fpgaおよびasicの設計のための硬件描述语言(VHDL)コドとVerilogコドの生成

HDL Coder™はMATLAB®関数,万博1manbetxSimulink®モデルおよびStateflow®チャトから移植と合成が可能なVHDL®コドとVerilog®コドを生成します。生成されたHDLコードはFPGAプログラミングまたはASICのプロトタイピングと設計で使用できます。

HDL Coderは,Xilinx®, Microsemi®,および英特尔®のfpgaのプログラミングを自動化するワ。高密度脂蛋白のアーキテクチャと実装を制御し,クリティカルパスを強調表示し,ハードウェアリソースの使用率の推定を生成できます。高密度脂蛋白编码器では Simulink モデルと生成された Verilog コードおよび VHDL コード間のトレーサビリティが提供されており、DO-254 やその他の標準に沿った整合性の高いアプリケーションのためのコード検証が可能です。

業界標準のサポトは,IEC认证工具包(iso 26262およびiec 61508用)を通じて利用できます。

チュトリアル

HDLコド生成にいて

注目の例

ビデオ

HDL Coderの概要
高密度脂蛋白编码器を使用してFPGAおよびASICの設計用に硬件描述语言(VHDL)コードとVerilogコードを生成

万博1manbetxSimulinkを使用してFPGAまたはASICにMATLABアルゴリズムを展開
万博1manbetx动态仿真模块、定点设计师™およびHDL编码器を通じてMATLAB DSPアルゴリズムを取得し,FPGAまたはASICをターゲットにする方法を学習します。