Zedboard + FMCOMMS3与HDL代码设置“zynqRadioHWSWQPSKAD9361AD9364SL”表现不佳

9的观点(30天)
目标:
从一个Zedboard + FMCOMMS3发送数据到另一个Zedboard + FMCOMMS3和接收。
目标数据速率> 500 kbits / s
目标延迟< 10 ms
问题:
  • 上面有任何直接的改进模型,可以减少/分解关键时间路径吗?
  • 有另一种记忆存储,可以读取/写入速度比最慢的样品时间?
  • 例子:
  • 顶级模特样品时间1 s(也包含子系统,B)
  • DMA商店被迫被放置在顶级模特
  • 子系统的样品时间0.5秒,数据写入到存储
  • 子系统B的样品时间为0.5 s,数据访问的商店
  • 我们看到的最大更新速率数据存储是由顶级模特样品时间,是否有办法解决这个问题吗?
1评论
Ousman Sadiq
Ousman Sadiq 2022年3月3日
编辑:Ousman Sadiq 2022年3月3日
谢谢你的问题,阿,
我想问一些澄清的问题帮助我更好地了解你想要做什么。
zynqRadioHWSWQPSKAD9361AD9364SL模型的修改版本,你用这个来发送和接收数据从两个ZedBoards ?
你使用外部模式(监视和优化),或部署工作流在收音机吗?
我可能需要访问修改后的模型来更好地了解您正在使用的数据存储和它如何影响模型的时机。

登录置评。

答案(1)

阿雷耶斯
阿雷耶斯 2022年3月9日
编辑:阿雷耶斯 2022年3月9日
你好,
是的,第一个问题。我们使用外部模式和工作流程,但主要是外部模式。
我连接所使用的模型。