错误使用速度转换为多个时钟域

2视图(30天)
你好。
我工作在一个SoC设计只涉及一个记忆频道(原因I / O)和存储四个相比处理图像帧的信道使用一个偏移量。对于数据一致性,我试图实施不同的时钟频率的PL利用率transistion块。这都是嵌套在一个子系统称为“FPGA”。我得到这个错误当试图这么做:
出口样品时间块 reimplementation_top / FPGA /过渡 样品时间,2 e-08在一个可继承的任务中,“ 输出端口1 ”,不结合原子子系统的周期采样时间的 reimplementation_top / FPGA ”。只有常数(正),继承(1),或周期(5 e-09)样品时间允许的子系统。
我在仿真软件模型。万博1manbetx谢谢!

答案(1)

Kiran Kintali
Kiran Kintali 2021年8月11日
一些init脚本可能会丢失当我ctrl - d模型。例如我得到错误。
变量“activeLines”并不存在
可能还有其他遗漏变量。你能分享compilable模型吗?
看起来你也是手动建模AXIMasterRead和AXIMaterWrite。您可以使用额外的自动化