主要内容

高密度脂蛋白编码器

生成硬件描述语言(VHDL)而且VerilogFPGA和ASIC设计代码

HDL Coder™生成便携式,可合成的VHDL®和Verilog®MATLAB代码®函数,仿真软件万博1manbetx®模型和状态流®图表。生成的HDL代码可用于FPGA编程或ASIC原型设计。

HDL Coder提供了一个工作流建议器,可以自动化Xilinx的编程®, Microsemi®,以及英特尔®fpga。您可以控制HDL架构和实现,突出显示关键路径,并生成硬件资源利用率估计。HDL Coder提供了您的Simulink模型和生成的Verilog和VHDL代码之间的万博1manbetx可追溯性,支持遵守DO-254和其他标准的高完整性应用程序的代码验证。

万博1manbetx对行业标准的支持可通过IEC认证套件(适用于iso26262及iec61508)。

开始

学习HDL编码器的基础知识

从MATLAB生成HDL代码

从MATLAB算法生成HDL代码

从MATLAB生成SystemC代码

从MATLAB算法生成SystemC代码

从Simulink生成HDL代码万博1manbetx

从Simulink模型生成HDL代码万博1manbetx

针对FPGA和SoC硬件

在目标硬件平台上部署生成的HDL代码

HDL编码器支持的硬万博1manbetx件

万博1manbetx支持第三方硬件,如Intel、Microchip、Xilinx FPGA板

工具确认和认证

符合IEC认证的HDL编码器