将数据路径从FPGA设计为具有SOC块集的处理器

在这一系列视频中,您将通过演示SoC Blockset™如何用于设计DataPaths的示例。您将学习模拟,模拟,分析和部署算法以及硬件和软件架构。

此视频中使用的示例是FPGA的硬件逻辑与使用DDR内存的嵌入式处理器之间的设计DataPath。应用程序通常在片上系统(SOC)设备上的硬件逻辑和嵌入式处理器之间进行分区,以满足吞吐量,延迟和处理要求。

学习设计和模拟包括FPGA和处理器算法以及存储器接口的整个应用程序。您将看到如何使用SOC Boltset的块来模拟共享外部存储器,以及如何使用SOC SlockSet来测量从内存缓冲区的不同形式的延迟和数据丢失。

通过使用模拟执行这些分析,您可以更好地了解您的设计,而不是使用硬件时。在在硬件上实施之前,您可以揭示吞吐量,延迟和丢弃样本的丢失问题。

建模与仿真在部署到硬件之前,使用SoC SlockSet设计和模拟使用FPGA和处理器算法和内存接口的应用程序。

Xilinx部署使用SoC SlockSet将完整的硬件/软件应用程序部署到Xilinx ZC706开发板。