主要内容

设计和模拟Serdes系统

使用SerDes Designer应用程序设计和模拟SerDes系统

高速电子系统受到各种损伤引起的信号劣化,例如阻抗不匹配,衰减和串扰。使用Serdes Toolbox™中的均衡和增益调制块,您可以补偿有损通道引入的扭曲。

从...开始并行转换器设计app,可以设计顶级SerDes系统并进行统计分析。利用构建模块和系统对象对包括发射机和接收机在内的SerDes系统进行了设计、配置、仿真和分析。

应用

并行转换器设计 设计和分析Serdes Systems出口万博1manbetx马铃薯草和IBIS-AMI

全部展开

DFECDR 决策反馈均衡器(DFE)具有时钟和数据恢复(CDR)
CDR. 模型一个时钟数据恢复电路
固定资产 模拟前馈均衡器
CTLE 模型连续时间线性均衡器(CTLE)
AGC. 自动调整增益以保持输出波形幅度
VGA 模拟了一个可变增益放大器
SaturatingAmplifier 模拟饱和放大器
Ibis-ami clock_times 从自定义dfdr和CDR恢复SerDes时钟时间值
Passthrough. 不加修改地传播基带信号
模拟通道 从信道损耗度量或脉冲响应构建损耗模型
配置 在Serdes系统模型中配置系统范围设置
眼图范围 显示时域信号的眼图
刺激 设置伪随机二进制序列(PRBS)模式和符号数以模拟Serdes模型

对象

全部展开

并行转换器。DFECDR 决策反馈均衡器(DFE)具有时钟和数据恢复(CDR)
并行转换器。CDR. 执行时钟数据恢复功能
并行转换器。固定资产 模拟前馈均衡器
并行转换器。CTLE 连续时间线性均衡器(CTLE)或达峰滤波器
serdes.agc. 自动调整增益以保持输出波形幅度
并行转换器。VGA 模拟了一个可变增益放大器
serdes.saturatingamplifier 模拟饱和放大器
并行转换器。Passthrough. 不加修改地传播基带信号
serdes.channelloss. 创建简单的损耗传输线模型
serdes.stimulus. 设置伪随机二进制序列(PRBS)模式和符号数以模拟Serdes模型
SparameterChannel. 将s参数转换为脉冲响应

职能

OptpulseMetric. 优化例程的脉冲响应度量
伪随机位序列 伪随机二进制序列
Impulse2step. 脉冲响应的步骤响应
冲动2pulse. 脉冲响应来自脉冲响应
step2impulse 步步响应的脉冲响应
pulse2impulse 脉冲响应的脉冲响应
pulse2stateye 从脉冲响应统计眼
pulse2pda. 峰值失真分析来自脉冲响应
pulse2wave 来自脉冲响应的数据模式波形
Wave2pulse. 来自数据模式波形的脉冲响应

话题

设计SerDes系统,导出IBIS-AMI模型

这个例子展示了如何使用SerDes Designer应用程序来创建和分析一个SerDes系统,并从Simulink®中创建发射器和接收器的IBIS-AMI模型。万博1manbetx

Serdes系统的基础

构建SERDES系统的基本组件。

SerDes系统中的时钟和数据恢复

探索一阶时钟数据恢复(CDR)的行为,控制和特征。

SerDes系统中的统计分析

自定义和探索Serdes系统的统计分析。

SerDes系统中的抖动分析

在链路分析和均衡设计中注入抖动。

Linux版本兼容性

在兼容的Linux版本上生成共享对象。

特色例子