在Simulink中设计并验证像素流视频处理算法之后万博1manbetx®,您可以将设计目标对准Zynq板上的FPGA,并生成嵌入式ARM®与FPGA交互的代码。您可以将视频数据路由到ARM处理器,并控制连接到FPGA控制逻辑的AXI-Lite寄存器。
视频捕获(软件接口) | 将视频捕获到臂计算机上的处理器Zynq-基于网络的视频系统 |
visionzynq |
连接到Zynq硬件 |
从为视频处理配置的模型开始。
通过Zynq板了解视频数据路径。
使用HDL工作流顾问的FPGA目标工作流。
此示例显示如何为生成的FPGA用户逻辑选择AXI4流视频接口。
设计并将算法部署到ARM处理器。
运行与F万博1manbetxPGA上运行的已部署算法交互的Simulink模型。
面向SoC平台的软硬件协同设计工作流(HDL编码器)