FPGA設計

プログラム可能な集積回路FPGAの設計

现场可编程门阵列はユーザが構成をプログラムできる集積回路で,高速なデジタル処理を必要とされるところで使用されています。

FPGAには次のようなメリットがあります。

  • 逐次処理であるソフトウェア処理と比較して,FPGAではデジタル回路で並列処理を行うことができるため高速な処理が可能
  • 回路の仕様変更が容易なので,設計を試行錯誤できる
  • 設計したらコンパイル後すぐに実機動作させられるため,ソフトウェア・ハードウェアの設計を同時に行うことが可能
  • マスクが不要なためイニシャルコストが安い

FPGAの内部は附近地区(查找表),フリップフロップ,積和演算専用回路,メモリ,I / Oバッファなどで構成されており,必要に応じてプログラムすることでこれらのリソースの選択や配線を行い,所望の処理を実現できるようになっています。この処理内容は電源投入時に毎回罗から読み込まれるため,仕様変更にも柔軟に対応することが出来ます。

FPGAにはCPUを内蔵することが可能で,そのプログラムによってCPUコアを構成するソフトコアCPUとFPGA内に予めハードウェア回路として手臂®Cortex-AやCortex-MなどのCPUコアを内蔵しているハードコアCPUとがあります。後者は特にSoC FPGAや可编程SoCと呼ばれており,コンパクト化やBOMコスト低減などのメリットがあります。

FPGA設計では,古くは回路図入力で行われていましたが,現在はハードウェア記述言語(高密度脂蛋白,例:硬件描述语言(VHDL)®, Verilog®高密度脂蛋白など)を使ってRTL (Regisiter传输级别)の抽象度で設計するのが主流となっています。しかし近年,抽象度を上げて効率的に設計を行う高位設計手法が考案されており,元々ソフトウェア用のプログラミング言語であるC言語の動作記述によるFPGA設計手法や,ブロック線図を用いて記述したアルゴリズムモデルによるFPGA設計手法などが普及して来ています。これら高位のFPGA設計を行うためのツールとして,高密度脂蛋白编码器™とHDL校验™があります。高密度脂蛋白编码器を使用すると,万博1manbetx仿真软件®製品によるブロック線図モデルから硬件描述语言(VHDL) / Verilog HDLを自動生成し,短期間でFPGA設計することが出来るようになります。高密度脂蛋白校验はHDLとFPGAの機能検証を行うためのツールで,高抽象度のMATLAB®プログラムまたはブロック線図による万博1manbetx仿真软件モデルを利用して,効率的に入力信号と期待値の生成を行うことで,検証時間の削減に貢献します。

万博1manbetx仿真软件は信号生成,可視化・解析機能をはじめ,信号処理,通信,画像処理,制御など各種アプリケーション分野に特化した機能ブロックを提供し,アルゴリズム開発とシミュレーションを円滑に行える環境です。そのため,万博1manbetx仿真软件モデルからHDL生成を行うHDL编码器と,高密度脂蛋白の検証を行うHDL校验を用いることで,アルゴリズム開発からFPGA設計と検証の作業を円滑に進めることができます。




参考:高密度脂蛋白编码器製品ページ高密度脂蛋白校验製品ページ