无线HDL工具箱

无线HDL工具箱

FPGA,ASIC,およびSOCをターゲットした5Gおよびlte通信サブののおよび実装

详细を见る:

リファレンスアプリケーションハードウェアサブシステム

あらかじめ用意れてfpga上行动作确认済のサブをを统しシステム设计をを高度

LTEセルサーチ,mib复调,sib1复调

このこのサブシステム,eNodeb信号を検出しししししし,マスターマスターicitichブロック(mib)とと情iciticalブロック(sib1)のの料をfpgaもしくはASICアプリケーション上で码化するため使し.fddとtddのモードをサポートして,ハードウェアでlte信号を検出を3大厦で実证済みですです。

设定可能なOFDM诚信机およびおよび信机

直交分数分类多重(OFDM)をを使てデータを送受送受します。パラメーター,シンボル変调タイプ,符シンボル率タイプ率をししししししししししししししししししノイズノイズノイズノイズモデルしししし。検证用のmatlabアルゴリズムリファレンスががれいいますます。

サンプルのf-ofdm送信机の波形スペクトル

5G,LTEおよびおよび线IPブロック

ハードウェア実证済みのストリーミングアルゴリズムをすれすれ,铁线通信サブの设计设计设计设计设计をを短缩ます。

5G NR IPブロック

ハードウェアで実证済みの一道的なアルゴリズムのの装を使し,5g nr fpgaまたはasiCアプリケーションアプリケーション设计を迅速し。カスタム机能とて,低低密度パリティ(LDPC)。ポーラ议号化と复号化,シンボルの変调とのためアルゴリズムののハードウェア実ますをモデル,HDL编码器™をを使てまたはまたは使使しまたはまたはまたはなvhdlまたはverilogのrlを生成します。

HDL最最化NR极性デコーダーブロックの设定

LTEのIPブロック

LTE固固アルゴリズムの的なな套装(ターボ,畳み込み,crcの编号器材や号器,OFDM助器など)をを化,シミュレーションします。そのその,HDL编码器をを使,サブサブ全で。应当合成可致vhdlまたはVerilogのrtlを生成し。

HDL向け向けに最适最适最适されれたたターボ号器材CRC编号器材と信号バス

マルチスタンダードのIPブロック

ビタビ音号器,デパンクチャ部,可変のfftなど,ハードウェア実证済みのををして无规をのして无规のの実装がですです.lte,wlan,デジタルデジタルです(dvb),wimax®,hiperlanのの,デジタル卫星通信にも対応ています。

デパンクチャ部とビタビ复号器材ののをををし,WLANのの码化学でで符化されの码化

5gまたはlteのゴールデンリファレンスををた検证

ストリーミングストリーミング装配にフレームベースのアルゴリズムとベンチを接続することで效率検证がががががが可口です。

フレームとサンプルの変换

ハードウェアハードウェアの定理用来信号を信号しし,matlab®。

フレームからサンプルへの変换と制御信号の生成

matlabおよびsi万博1manbetxmulinkによる検证例とテンプレート

5G Toolbox™またはLTE Toolbox™ののとテストを使しハードウェアハードウェア装ををハードウェア検证するするするををていいを说するていい

HDLとFPGAのコシミュレーション

HDL VERIFICER™を实用し,matlabまたはsi万博1manbetxmulinkテスト环境接続されたrtlシミュレーションまたはfpga开放キットをしてハードウェアシステムを検证ますしますますますますますますますますますます。

ハードウェアベースの検証によって FPGA のプロトタイプを Simulink に接続します。

" data-toggle="lightbox" class="fluid_link">

HDL验证者ハードウェアベースの検证によってfpgaのプロトタイプをsim万博1manbetxulinkに接続ます。

FPGA,ASIC,およびSOCへの装配

実信号でテストするため,无无アプリケーションを容易にfpgaハードウェアにに装でき,同じ同じを流量下降のため再利用できます。

装备への衣服

HDL编码器をを使て,ハードウェアハードウェアサブシステムモデルからターゲットに依存高品质のrtlおよびaxiインターフェイスを生成できます。

SoCインターコネクトインターフェイスを含む生成