英特尔FPGA및SoC

英特尔디바이스의의알고리즘을을,검증및프로그래밍합니다。

도메인도메인가와와엔지니어는matlab®및s万博1manbetximulink.®를사용용英特尔®FPGA및soc장치에할프로토타입과양산용이션을개발합니다。matlab및si万博1manbetxmulink로할수있는있는은다음과같습니다같습니다。

  • 시스템레벨에서하드웨어아키텍처모델링
  • 코드를작성하지않고fpga프로그래밍
  • FPGA MATL万博1manbetxAB및仿真软件툴을사용한시뮬레이션과디버깅
  • 제품화를위한fpga및soc설계수행

“메카트메카트로닉스시스템엔지니어로서로서저의기술hdl및fpga및fpga가아닌제어제어시스템과모델있습니다있습니다기반설계를저는와에대한통찰력및지식을을fpga엔지니어가일반적으로수행하는을을더더많많수행하고fpga엔지니어의작업부하를줄일수있었습니다。“

Rob Reilink,Demcon

FPGA프로그래밍프로그래밍을위한

MATLAB및SI万博1manbetxMULINK를사용하여하여알고리즘에하드웨어구조를함께반영반영여기에는定点量化(30:45)가포함포함되어있어있어더효율적으로를사용용수,本土浮点(9:19)코드코드이포함되어있어FPGA를쉽게프로그래밍할할있습니다。무

HDL编码器™신호처리무선통신모터와전력제어이미지/비디오비디오와같은애플리케이션에에hdl로변환가능한simulink万博1manbetx및matlab함수블록으로부터가능vhdl또는verilog를를생성합니다합니다합니다생성합니다생성생성생성합니다생성英特尔DSP Builder的는英特尔고유의블록을的Simulin万博1manbetxk에추가하고기존Simulink的블록과통합되어시뮬레이션및HDL코드생성을할수있습니다。

SOC Blockset™을사용하여,메모리사용량및및/운영체제영향을포함한하드웨어와아키텍처에대해합니다。


英特尔FPGA및SOC프로그래밍

HDL编码器는단한줄의코드를하지않고서도simulink로부터万博1manbetx직접fpga또는soc를프로그래밍수있도록가이지합니다。HDL编码器에서AXI인터페이스를를합성가능한vhdl또는verilog코드를생성하고최적하여soc에연결할수있습니다。여기에서嵌入式编码器를호출하여c / c ++를생성하고임베디드프로세서에서실행를를할수있습니다。이를이용하여qu英qu qu에서,배치배선,fpga / soc프로그래밍까지의을자동화합니다。

嵌入式编码器및HDL编码器와함께사용용하기英特尔FPGA.英特尔SoC디바이스에에대한지원패키지를다운로드할수。


FPGA시뮬레이션및및

HDL Verifer™는FPGA설계를검증하기Matlab및simulink테스万博1manbetx트환경다시사용용。

削皮(5:35)을사용하면하면导师图形또는Cadence Design System의의레이터에서에서실행되는되는되는되는되는되는또는또는또는또는과과또는또는또는테스트벤치를연결하여자동으로실행실万博1manbetx행수수

FPGA in-in-Loop시뮬레이션은matlab또는sim万博1manbetxulink테스트벤치를이더넷,jtag또는PCI-Express(2:52)를통해지원되는英特尔FPGA보드에에합니다。

AXI마스터인터페이스스MATLAB照片(5:00)을사용하면fpga에데이터를를,数据抓取(4:09)로직을삽입하여내부테스트포인트를사용한FPGA를디버깅할수있습니다。


제품화를위한fpga및soc설계

도메인도메인가와와엔지니어엔지니어matlab및simul万博1manbetxink를사용하여무선통신,图像/视频处理(20:59)电机和电源控制(24:20),安全关键애플리케이션애플리케과같은같은제품양산용양산용양산용양산용양산용및협업협업협업협업협업협업협업협업협업협업협업

HDL编码器의高级合成优化(49:42)는생성rtl,모델및요구사항간간의추적성을유지하면서설계를달성하는데도움도움을이는DO-254.와와같은고무(高完整性)워크플로워크플로중요합니다。합성가능한vhdl및verilog와함께hdl编码器는시스템통합을위해quartus prime에에쉽게연결수수있는IP코어를를합니다。그리고HDL验证者는테스트벤치개발속도에이는데도움이되는验证模式(5:19)을생성합니다。