Xilinx FPGA및zynq soc

Xilinx디바이스의의알고리즘을,검증및프로그래밍합니다。

도메인전문가와하드웨어엔지니어는MATLAB®및仿万博1manbetx真软件®를사용하여Xilinx®FPGA및Zynq.®SoC장치에배포할프로토양산용어플리케이션을을개발matlab및si万博1manbetxmulink로할수있는있는은다음과같습니다같습니다。

  • 시스템레벨에서하드웨어아키텍처모델링
  • 코드를작성하지않고fpga또는soc프로그래밍
  • MATLAB및仿真万博1manbetx软件툴을사용한FPGA또는SoC시뮬레이션과디버깅
  • 제품화를위한fpga및soc설계수행

“메카트메카트로닉스시스템엔지니어로서로서저의기술hdl및fpga및fpga가아닌제어제어시스템과모델있습니다있습니다기반디자인을저는와에대한통찰력및지식을을fpga엔지니어가일반적으로수행하는을을더더많많수행하고fpga엔지니어의작업부하를줄일수있었습니다。“

Rob Reilink,Demcon

FPGA와soc프로그래밍을위한모델링

matlab및si万博1manbetxmulink를사용하여하여알고리즘에하드웨어구조를반영반영여기에는定点量化(30:45)가포함포함되어있어있어더효율적으로를사용용수,本土浮点(9:19)코드코드이포함되어있어FPGA를쉽게프로그래밍할수있습니다。다양한테스트와골든레퍼런스알고리즘을재사용하여,각각의지속적인개선결과에대해시뮬레이션합니다。

HDL编码器™신호처리무선통신모터와전력제어이미지/비디오처리와같은애플리케이션에대해HDL로변환가능한仿真软件MAT万博1manbetxLAB및함수블록으로부터합성가능한硬件描述语言(VHDL)또는Verilog를직접생성합니다。用于DSP的Xilinx系统发生器Xilinx模型作曲家는Xilinx고유의블록을simu万博1manbetxlink에추가하여하여레벨의시뮬레이션및및하드웨어배치를할수수수HDL코드생성을위해系统生成器블록블록simulink블록은통합될있습万博1manbetx니다있습니다。

SoC Blockset™을사용하여,메모리사용량및및/운영체제영향을포함한하드웨어와아키텍처에대해합니다。


Xilinx FPGA및Zynq SoC프로그래밍

HDL编码器는단한줄의코드를하지않고서도simulink로부터万博1manbetx직접fpga또는soc를프로그래밍수있도록가이지합니다。HDL编码器에서AXI인터페이스를를합성가능한vhdl또는verilog코드를생성하고최적하여soc에연결할수있습니다。여기에서嵌入式编码器를호출하여c / c ++를생성하고임베디드프로세서에서실행를를할수있습니다。

嵌入式编码器및HDL编码器와와사용하기위해Xilinx FPGA및Zynq SoC디바이스대한에대한지원패키지를다운로드할수이들은이를이용하여xilinx vivado에서합성,배치배선,fpga / soc프로그래밍까지의을자동화합니다。완전자동화된워크플로는지원보드보드사용할할수,모터제어,비디오/이미지처리및소프트웨어기반무선통신과같은이션사용용할수수


FPGA시뮬레이션및디버깅

高密度脂蛋白校验™는FPGA설계를검증하기위해MATLAB및仿真软件테스트환경을다万博1manbetx시사용합니다。

cosimulation(5:35)을사용하면하면导师图形또는Cadence Design System의의레이터에서에서실행되는되는되는되는되는되는또는또는또는또는과과또는또는또는테스트벤치를연결하여자동으로실행실万博1manbetx행수수

FPGA-in-the-loop시뮬레이션은matlab또는sim万博1manbetxulink테스트벤치를이더넷,jtag또는PCI-Express(2:52)를통해지원되는Xilinx FPGA보드에에합니다。

AXI마스터인터페이스로MATLAB사용(5:40)을사용하면fpga에데이터를를,数据捕获(4:09)로직로직을삽입하여내부테스트포인트를통해통해통해통해통해수수수수수수


제품화를위한fpga및soc설계

도메인전문가와하드웨어엔지니어는MATLAB및仿真软件를사万博1manbetx용하여제품화를위한,图像/视频处理(20:59)电机和电源控制(24:20),安全至上애플리케이션과같은제품양산용FPGA및SoC설계를위해협업합니다。

高密度脂蛋白编码器의高级合成优化(49:42)는생성rtl,모델및요구사항간간의추적성을유지하면서설계를달성하는데도움도움을이는DO-254.와와같은고무(高完整性)워크플로워크플로중요합니다。합성가능한vhdl및Verilog와와HDL编码器는는통합을위해vivado ip Integrator에쉽게연결될수있는IP코어를를합니다。그리고高密度脂蛋白验证器는테스트벤치개발속도에이는데도움이되는验证模式(19)을을합니다。